#ifndef __CMSIS_COMPILER_H__ #define __CMSIS_COMPILER_H__ #ifndef __STATIC_FORCEINLINE #define __STATIC_FORCEINLINE static inline __attribute__((always_inline)) #endif #ifndef __STATIC_INLINE #define __STATIC_INLINE static inline __attribute__((always_inline)) #endif #ifndef __FORCEINLINE #define __FORCEINLINE inline __attribute__((always_inline)) #endif #ifndef __WEAK #define __WEAK __attribute__((weak)) #endif #define GPIO_PIN_REG_0 PERIPHS_IO_MUX_GPIO0_U #define GPIO_PIN_REG_1 PERIPHS_IO_MUX_U0TXD_U #define GPIO_PIN_REG_2 PERIPHS_IO_MUX_GPIO2_U #define GPIO_PIN_REG_3 PERIPHS_IO_MUX_U0RXD_U #define GPIO_PIN_REG_4 PERIPHS_IO_MUX_GPIO4_U #define GPIO_PIN_REG_5 PERIPHS_IO_MUX_GPIO5_U #define GPIO_PIN_REG_6 PERIPHS_IO_MUX_SD_CLK_U #define GPIO_PIN_REG_7 PERIPHS_IO_MUX_SD_DATA0_U #define GPIO_PIN_REG_8 PERIPHS_IO_MUX_SD_DATA1_U #define GPIO_PIN_REG_9 PERIPHS_IO_MUX_SD_DATA2_U #define GPIO_PIN_REG_10 PERIPHS_IO_MUX_SD_DATA3_U #define GPIO_PIN_REG_11 PERIPHS_IO_MUX_SD_CMD_U #define GPIO_PIN_REG_12 PERIPHS_IO_MUX_MTDI_U #define GPIO_PIN_REG_13 PERIPHS_IO_MUX_MTCK_U #define GPIO_PIN_REG_14 PERIPHS_IO_MUX_MTMS_U #define GPIO_PIN_REG_15 PERIPHS_IO_MUX_MTDO_U #define GPIO_PIN_REG_16 PAD_XPD_DCDC_CONF #define GPIO_PIN_REG(i) \ (i==0) ? GPIO_PIN_REG_0: \ (i==1) ? GPIO_PIN_REG_1: \ (i==2) ? GPIO_PIN_REG_2: \ (i==3) ? GPIO_PIN_REG_3: \ (i==4) ? GPIO_PIN_REG_4: \ (i==5) ? GPIO_PIN_REG_5: \ (i==6) ? GPIO_PIN_REG_6: \ (i==7) ? GPIO_PIN_REG_7: \ (i==8) ? GPIO_PIN_REG_8: \ (i==9) ? GPIO_PIN_REG_9: \ (i==10)? GPIO_PIN_REG_10: \ (i==11)? GPIO_PIN_REG_11: \ (i==12)? GPIO_PIN_REG_12: \ (i==13)? GPIO_PIN_REG_13: \ (i==14)? GPIO_PIN_REG_14: \ (i==15)? GPIO_PIN_REG_15: \ GPIO_PIN_REG_16 #endif